特点
说明
该LMH0341/0041/0071/0051 SDI解串器是美国国家半导体的FPGA -连接SER / DES支持与FPGA的5位LVDS接口产品系列的一部分。 当与主机的FPGA配对的LMH0341自动检测输入数据速率为下列任何标准和解码的原始5位数据字标准:DVB - ASI,SMPTE 259M,SMPTE 292M或SMPTE 424M。 见 有关详情,而标准是每个设备支持。
之间的LMH0341和主机FPGA接口包括一个5位宽LVDS总线,LVDS时钟和一个SMBus接口。 无需外部VCO或时钟是必需的。 CDR的LMH0341从流检测输入数据的频率,产生一个干净的时钟和发送时钟和FPGA到主机的数据。 而LMH0341,LMH0041和LMH0071包括一个集成的SMPTE标准的电缆驱动器,串行时钟恢复环通。 请参考表1的单通道在这个家庭提供解串器的完整列表。
FPGA的连接SER / DES系列产品的支持,一个IP套件,让设计工程师快速开发视频应用程序使用的SER / DES产品。 该产品封装在一个体积小48引脚LLP封装。
主要规格
应用