说明
转换的DS99R103/DS99R104芯片组的24位并行总线成为一个完全透明的数据/控制嵌入式时钟的LVDS串行数据流的信息。 这种单一的串行数据流简化通过消除传输数据和时钟之间的平行路径的偏差问题比PCB走线和电缆的24位总线。 它节省了系统成本,缩小数据路径,从而减少PCB层数,电缆宽度和连接器的尺寸和引脚。
集成的LVDS的DS99R103/DS99R104对高速信号的I / O LVDS的低功耗提供了可靠的传输通过串行数据传输路径,低噪音的环境。 通过优化的工作频率范围内的边缘速率串行输出电磁干扰是进一步降低。
此外,该器件采用预加重,增加使用有损电缆较长距离的信号。 内部直流平衡编码/解码用于支持交流耦合互连。