- 5位DDR LVDS并行数据接口
- 可编程发送去加重
- 可配置的输出电平(V OD)
- 可选择的直流平衡编码器
- 数据加扰器可选
- 遥感自动检测和链路状态的谈判
- 在芯片的立法会和VCO
- 冗余串行输出(只ELX设备)
- 数据有效信号,以协助多个接收器的同步
- 支持交流和直流耦合信号
- 综合CML和LVDS的终端
- 配置的PLL环路带宽
- 可编程输出终端(50Ω或75Ω)。
- 内置测试模式发生器
- 锁和错误报告亏损
- 可通过SMBus的,
- 48引脚LLP封装,暴露磷酸二铵
说明
“ DS32EL0421 / DS32ELX0421 是一个125 MHz到312.5 MHz(DDR)的的高速串行传输比串行器的FR - 4印制电路板的背板,平衡电缆,光纤。 这种易于使用的芯片组集成了先进的信号和时钟调节功能,界面友好,采用FPGA。
DS32EL0421/DS32ELX0421序列化5并行输入LVDS通道,创造一个最大的数据3.125 Gbps的有效载荷。 如果启用集成的直流平衡编码,最大数据有效载荷可实现2.5 Gbps的。
DS32EL0421/DS32ELX0421的序列化功能,远端感测,自动检测和谈判DS32EL0124/DS32ELX0124解串器与它的同伴,而无需额外的反馈路径链路状态的能力。
并行LVDS接口降低了FPGA的I / O引脚,电路板迹线数和减轻EMI问题,相比传统的单端宽总线接口。
DS32EL0421/DS32ELX0421是通过SMBus接口,以及通过控制引脚可编程。
主要规格
- 1.25至3.125 Gbps的串行数据速率
- 125到312.5 MHz的DDR并行时钟
- -40 ° C至+85 ° C温度范围
- > 8 kV的ESD(HBM)保护
- 极低的固有抖动 - 35ps 3.125 Gbps的
|