- 5位DDR LVDS并行数据接口
- 可编程接收均衡
- 可选直流平衡解码器
- 可选择德,加扰
- 遥感自动检测和链路状态的谈判
- 无需外接接收器所需的参考时钟
- LVDS并行接口
- 可编程LVDS输出时钟延迟
- 支持输出数据有效信号
- 支持保持活动状态的时钟输出
- 在芯片的立法会和VCO
- 冗余串行输入(只ELX设备)
- 重定时串行输出(只ELX设备)
- 配置的PLL环路带宽
- 可通过SMBus的,
- 锁和错误报告亏损
- 48引脚LLP封装,暴露磷酸二铵
说明
“ DS32EL0124 / DS32ELX0124 集成高速串行通信的时钟和数据恢复模块的FR - 4印制电路板的背板,平衡电缆,光纤。 这种易于使用的芯片组集成了先进的信号和时钟调节功能,界面友好,采用FPGA。
DS32EL0124/DS32ELX0124反序列化,以3.125 Gbps的高速至5,而不需要外部参考时钟的LVDS输出的串行数据。 随着直流平衡解码启用,反序列化的应用有效载荷为2.5 Gbps 4个LVDS输出。
DS32EL0124/DS32ELX01214解串器的功能远程检测功能,自动信号,而无需额外的反馈路径的链路状态的条件,其同伴DS32EL0421/ELX0421的序列化。
这些设备的并行LVDS接口减少的FPGA I / O 引脚,电路板迹线数和减轻EMI的问题,相比传统的单端宽总线接口。
DS32EL0124/ELX0124是通过SMBus接口,以及通过控制引脚可编程。
主要规格
- 1.25至3.125 Gbps的串行数据速率
- 125到312.5 MHz的DDR并行时钟
- -40 ° C至+85 ° C温度范围
- > 8 kV的ESD(HBM)保护
- 0.5用户界面的最低输入抖动容限(1.25 Gbps的)
应用
- 影像:工业,医疗保障,打印机
- 显示:LED墙,商业
- 视频传输
- 通信系统
- 测试与测量
- 工业总线
|