- 20至65 MHz的移位时钟支持
- 50%的接收器输出时钟占空比
- 最高级的设置和保持时间上RxOUTPUTs
- RX功率消耗<142毫瓦(典型值)@ 65MHz灰度
- 接收掉电模式<200μW(最大)
- ESD额定值> 7千伏(HBM)的,> 700V的(EIAJ的)
- 支持VGA,SVGA,XGA和SXGA的双像素。
- 锁相环无需外部元件
- 兼容TIA/EIA-644 LVDS标准
- 低调的56引脚或48引脚封装
说明
该DS90CF384A 4个LVDS接收器转换成数据流(高达1.8 Gbps的吞吐量或227兆字节/秒带宽)28回平行的CMOS / TTL数据位(24位RGB和4水平同步,垂直同步,DE和CNTL位)。 同时还提供了DS90CF364A转换成三个LVDS数据流(高达1.3 Gbps的吞吐量或170兆字节/秒带宽)第21回成并行的CMOS / TTL数据位(18位RGB和3水平同步,垂直同步和DE位) 。 两个接收机'下降沿输出选通。 上升沿或下降沿选通器(DS90C383A/DS90C363A)的互操作与一个下降沿没有任何转换逻辑频闪接收机。
该DS90CF384A / DS90CF364A设备加强了前一代接收器,并提供了更宽的数据接收器上的输出有效时间。
该芯片组是一种理想的手段来解决EMI和电缆尺寸,宽,高转速的TTL接口有关的问题。
|