- 内部采样和保持
- 单+1.9 V ± 0.1V操作
- SDR或DDR输出时钟的选择
- 多个ADC同步能力
- 保证无失码
- 扩展控制的串行接口
- 输入满量程范围的微调和偏移
- 占空比校正采样时钟
说明
ADC08500是一款低功耗,高性能CMOS模拟数字转换器,数字化的信号8位,采样速率高达500 MSPS的决议。 在500 MSPS从一个单一的1.9伏电源消耗一个典型的0.8瓦,此设备是保证在整个工作温度范围无失码。 独特的折叠和内插架构,完全差分比较器的设计,内部采样与保持放大器和自校准计划,使一个非常平坦的响应奈奎斯特以外的所有动态参数的创新设计,生产具有高7.5的ENOB 250 MHz的输入信号和一个500 MHz的采样率,同时提供10 -18 BER输出格式为偏移二进制码,在0.8V和1.2V之间可调的共模电压异常,LVDS数字输出兼容IEEE 1596.3-1996。
该转换器具有1:2解复用器,饲料两个LVDS总线,每条总线上的输出数据速率降低采样率的一半。
在掉电模式转换器的典型功耗小于3.5兆瓦和128引线,耐热增强裸露焊盘LQFP封装在工业(-40 ° C ≤ T A ≤ 85 ° C)温度范围。
主要规格
决议
|
8位
|
最大转化率
|
500 MSPS(分钟)
|
误码率
|
10 -18 (典型值)
|
ENOB @ 250 MHz输入
|
7.5位(典型值)
|
DNL
|
± 0.15 LSB(典型值)
|
功耗
|
工作
|
0.8 W(典型值)
|
掉电模式
|
3.5兆瓦(典型值)
|
应用
- 直接RF下变频
- 数字示波器
- 卫星机顶盒
- 通信系统
- 测试仪器
|