特点 单1.8V电源工作。 功率调整时钟频率。 内部采样和保持。 内部或外部参考。 掉电模式。 偏移二进制或2的补码输出数据格式。 LVDS或CMOS输出信号。 60引脚的LLP封装(9x9x0.8mm,0.5引脚间距) 时钟占空比稳定器。 如果采样带宽> 900MHz的。 说明 “ ADC10DV200 是一个单片模拟 - 数字转换器,两个模拟输入信号转换成10位数字的话,速率可达200兆每秒采样(MSPS)的能力。数字输出模式可选,并可以是差分LVDS或CMOS信号。该转换器采用差分流水线架构与数字纠错和片上采样和保持电路,以尽量减少死体积和功耗,同时提供出色的动力性能。一个独特的采样和保持阶段,产生了900MHz的全功率带宽。在核心的CMOS工艺制造, ADC10DV200 可能是从一个单一的1.8V电源运作。“ ADC10DV200 在奈奎斯特达到约9.6有效位数和消耗在LVDS模式下200MSPS,170MSPS在CMOS模式和450MW 280mW。通过降低采样率,功耗可以进一步缩小。 主要规格 分辨率 10位 转换率 200 MSPS ENOB 9.6位(典型值)@翅= 70MHz时 信噪比 59.9 dBFS的(典型值)@翅= 70MHz时 SINAD 59.9 dBFS的(典型值)@翅= 70MHz时 无杂散动态范围(SFDR) 82 dBFS的(典型值)@翅= 70MHz时 LVDS的电源 450MW(典型值)@ FS = 200MSPS CMOS电源 280mW(典型值)@ FS = 170MSPS 工作温度。范围 -40 ° C至+85 ° C。
说明
“ ADC10DV200 是一个单片模拟 - 数字转换器,两个模拟输入信号转换成10位数字的话,速率可达200兆每秒采样(MSPS)的能力。数字输出模式可选,并可以是差分LVDS或CMOS信号。该转换器采用差分流水线架构与数字纠错和片上采样和保持电路,以尽量减少死体积和功耗,同时提供出色的动力性能。一个独特的采样和保持阶段,产生了900MHz的全功率带宽。在核心的CMOS工艺制造, ADC10DV200 可能是从一个单一的1.8V电源运作。“ ADC10DV200 在奈奎斯特达到约9.6有效位数和消耗在LVDS模式下200MSPS,170MSPS在CMOS模式和450MW 280mW。通过降低采样率,功耗可以进一步缩小。
主要规格
分辨率
10位
转换率
200 MSPS
ENOB
9.6位(典型值)@翅= 70MHz时
信噪比
59.9 dBFS的(典型值)@翅= 70MHz时
SINAD
无杂散动态范围(SFDR)
82 dBFS的(典型值)@翅= 70MHz时
LVDS的电源
450MW(典型值)@ FS = 200MSPS
CMOS电源
280mW(典型值)@ FS = 170MSPS
工作温度。范围
-40 ° C至+85 ° C。
应用